L'AD91661 è un generatore di segnali vettoriali on-chip a banda larga e ad alte prestazioni, composto da un'interfaccia serializzatore/deserializzatore JESD204B ad alta velocità (SERDES), un percorso dati digitale flessibile a 16 bit, un nucleo di convertitore digitale-analogico (DAC) in fase/quadratura (I/Q) e un amplificatore di buffer di uscita integrato da differenziale a single-ended, abbinato a un carico di 50 Ω fino a 10 GHz.
Il core DAC è basato su un'architettura a quadruplo commutatore, configurabile per aumentare la velocità di aggiornamento effettiva del core DAC fino a 12,8 GSPS da un clock di campionamento DAC a 6,4 GHz, con una larghezza di banda di uscita analogica da true dc a 9,0 GHz, in genere. Il percorso dati digitale comprende più stadi di filtro di interpolazione, un blocco di sintetizzatore digitale diretto (DDS) con oscillatori multipli a controllo numerico (NCO) che supportano il salto di frequenza veloce (FFH) e stadi aggiuntivi di filtro FIR85 e sinc inverso per consentire una pianificazione flessibile dello spettro.
Il buffer da differenziale a single-ended elimina la necessità di un balun a banda larga e supporta l'intera larghezza di banda dell'uscita analogica del core DAC. L'accoppiamento in corrente continua dell'uscita consente di generare forme d'onda in banda base senza bisogno di bias tee esterni o circuiti simili, il che rende l'AD9166 particolarmente adatto alle più esigenti applicazioni di trasmissione RF a banda ultralarga ad alta velocità.
I vari stadi di filtraggio consentono di configurare l'AD9166 per velocità di trasmissione dati inferiori, mantenendo al contempo velocità di clock del DAC più elevate per ridurre i requisiti di filtraggio e le dimensioni, il peso e la potenza complessiva del sistema.
Il ricevitore dell'interfaccia dati consiste in un massimo di otto corsie SERDES JESD204B, ciascuna in grado di trasportare fino a 12,5 Gbps.
---