Uscita accoppiata in CC, 50 Ω
Fino a 4,3 dBm di potenza di uscita, -9,5 dBm a 9 GHz
Velocità di aggiornamento del core DAC: 12.0 GSPS (minimo garantito) in modalità 2× NRZ
Ampia larghezza di banda analogica
Da CC a 9,0 GHz in modalità 2× NRZ (velocità di aggiornamento DAC 12,0 GSPS)
1.Da 0 GHz a 8,0 GHz in modalità mista (velocità di aggiornamento DAC 6,0 GSPS)
Da DC a 4,5 GHz in modalità NRZ (frequenza di aggiornamento DAC 6,0 GSPS)
Dissipazione di potenza di 4,88 W in modalità 2× NRZ (frequenza di aggiornamento DAC 10 GSPS)
Interpolazione del percorso dati bypassabile
2×, 3×, 4×, 6×, 8×, 12×, 16×, 24×
Larghezza di banda del segnale istantaneo (complesso)
2.25 GHz con clock del dispositivo a 5 GHz (interpolazione 2×)
1.8 GHz con clock del dispositivo a 6 GHz (interpolazione 3×)
Salto di frequenza veloce
Amplificatore buffer biCMOS integrato
L'AD91661 è un generatore di segnali vettoriali ad alte prestazioni, a banda larga, on-chip, composto da un'interfaccia serializzatore/deserializzatore (SERDES) JESD204B ad alta velocità, un datapath digitale flessibile a 16 bit, un nucleo convertitore digitale-analogico (DAC) in fase/quadratura (I/Q) e un amplificatore buffer di uscita da differenziale a single-ended integrato, abbinato a un carico di 50 Ω fino a 10 GHz.
Il core DAC è basato su un'architettura a quattro interruttori, che è configurabile per aumentare la velocità di aggiornamento effettiva del core DAC fino a 12,8 GSPS da un clock di campionamento DAC di 6,4 GHz, con una larghezza di banda di uscita analogica di vero dc a 9,0 GHz, tipicamente. Il datapath digitale include più stadi di filtro di interpolazione, un blocco di sintetizzatore digitale diretto (DDS) con più oscillatori a controllo numerico (NCO) che supportano il salto di frequenza veloce (FFH), e ulteriori stadi di filtro FIR85 e sinc inverso per consentire una pianificazione flessibile dello spettro.
---