Motore di elaborazione audio FastDSP programmabile
Tasso di campionamento fino a 768 kHz
Filtri Biquad, limitatori, controlli di volume, mixaggio
Core DSP Tensilica HiFi 3z
Quadruplo MAC per ciclo: moltiplicatore 24 x 24 bit e accumulatore a 64 bit
Modalità di funzionamento a potenza flessibile: 24,576 MHz, 49,152 MHz, 73,728 MHz e 98,304 MHz
336 kB di memoria totale
Debug JTAG e tracciamento
Bassa latenza, ADC e DAC a 24 bit
106 dB SNR (segnale attraverso ADC con filtro ponderato A)
110 dB SNR combinato (segnale attraverso DAC e cuffie con filtro ponderato A)
Motore MAC programmabile a doppia precisione per un massimo di 24 stadi di equalizzazione
Tassi di campionamento della porta seriale da 8 kHz a 768 kHz
Ritardo di gruppo di 5 μs (fS = 768 kHz) da analogico in a analogico out con bypass FastDSP (istruzioni zero)
3 ingressi analogici differenziali o single-ended, configurabili come ingressi microfono o linea
8 ingressi microfonici digitali
Uscita audio analogica differenziale, configurabile come uscita di linea o per cuffie
2 canali di uscita PDM
PLL che supporta qualsiasi frequenza di clock in ingresso da 30 kHz a 36 MHz
4 canali di convertitori di frequenza di campionamento asincroni (ASRC)
2 porte audio seriali a 16 canali che supportano I2S, sinistra giustificata, destra giustificata o fino a TDM16 (TDM12 in modalità Turbo)
8 interpolatori e 8 decimatori con instradamento flessibile
Alimentazione
AVDD analogico a 1,8 V tipico
I/O digitale IOVDD a 1,1 V a 1,98 V
DVDD digitale da 0,85 V a 1,21 V
Cuffie HPVDD a 1,8 V tipico
Cuffie HPVDD_L a 1,2 V a HPVDD
Interfacce di controllo/comunicazione
Porte di controllo I2C, SPI o UART
Master quad SPI (QSPI)
Porta di comunicazione UART
Auto-avvio da flash QSPI
GPIO e IRQ flessibili
WLCSP a 56 sfere, passo 0,35 mm, 2,980 mm × 2,679 mm
---