Caratteristiche
• Il centro E-compatibile incluso fino a 833 megahertz disponibili del libro e500
– 32 bit, Doppio-edizione, Superscalar, conduttura della Sette-fase
– 1850 MIPS a 800 megahertz (Est. Dhrystone 2,1)
– Cache di istruzione di 32 dati di KB L1 e 32 di KB L1 con la linea che chiude supporto a chiave
– 256 nascondiglio del Su chip L2 di KB con capacità tracciata diretta
– L'hardware ed il software migliorati mettono a punto il supporto
– Unità della gestione della memoria (MMU)
– Estensione di SIMD con la virgula mobile di singola precisione
• Due TSECs che sostiene 10/100/1000 di Ethernet di Mbps (IEEE® 802,3, 802.3u, 802.3x,
802.3z e 802,3 CA-compiacenti) con due interfacce di GMII/TBI/RGMII
• 166 megahertz, 64 bit, 2.5V ingresso/uscita, regolatore di memoria di DDR SDRAM con il supporto completo di CEE
• 500 megahertz, 8 bit, ingresso/uscita di LVDS, regolatore di RapidIO
• 133 megahertz, 64 bit, 3.3V ingresso/uscita, regolatore del bus di PCI-X 1.0a/PCI 2,2
• 166 megahertz, 32 bit, 3.3V ingresso/uscita, bus locale con il regolatore di memoria
• Regolatore di DMA integrato di Quattro-Manica
• Regolatore di interruzione
• Porto di Access della prova di IEEE 1149,1 JTAG
• tensione del centro 1.2V con ingresso/uscita 3.3V e 2.5V
Descrizione
Il PC8540 contiene il centro dell'unità di elaborazione di PowerPC®. Il PC8540 integra un'unità di elaborazione che implementa il PowerPC
architettura con logica di sistema richiesta per rete, stoccaggio e le applicazioni incluse per tutti gli usi. Per funzionale
le caratteristiche dell'unità di elaborazione, si riferiscono al PC8540 hanno integrato il manuale di rinvio pregiudiziale dell'unità di elaborazione.
---