video corpo

Sintetizzatore microonde ADF4368
PLLdi frequenzacon livello di rumore di fase ultra basso

Sintetizzatore microonde - ADF4368 - Analog Devices - PLL / di frequenza / con livello di rumore di fase ultra basso
Sintetizzatore microonde - ADF4368 - Analog Devices - PLL / di frequenza / con livello di rumore di fase ultra basso
Aggiungi ai preferiti
Confronta con altri prodotti

Vuoi acquistare direttamente?
Vai sul nostro Shop.

Caratteristiche

Specificazioni
microonde, di frequenza, PLL, con livello di rumore di fase ultra basso

Descrizione

L'ADF4368 è un loop ad aggancio di fase (PLL) ad alte prestazioni, a bassissimo jitter, intero-N e frazionario-N, con VCO integrato, ideale per le applicazioni di conversione di frequenza. Il PLL ad alte prestazioni ha una figura di merito di -239 dBc/Hz, un rumore 1/f molto basso di -287 dBc/Hz normalizzato e un'elevata frequenza PFD che consente di ottenere un rumore in banda e un jitter integrato ultrabassi. L'ADF4368 può generare qualsiasi frequenza da 800 MHz a 12,8 GHz senza un raddoppiatore interno, eliminando così la necessità di filtri subarmonici. Il modulatore Σ-Δ include un modulo fisso a 25 bit che consente una risoluzione di frequenza in hertz e un modulo variabile aggiuntivo a 17 bit, che permette una risoluzione ancora più fine e una maggiore flessibilità nella pianificazione della frequenza. La potenza di uscita di 9 dBm a 12,8 GHz in configurazione single-ended con funzione di regolazione della potenza a 16 passi lo rende molto utile per qualsiasi applicazione. Per le applicazioni di conversione di frequenza multipla, come i radar ad allineamento di fase o i sistemi MIMO massivi, è possibile allineare le uscite di più ADF4368 utilizzando l'ingresso SYNC o EZSync™. Il metodo EZSync viene utilizzato quando è difficile distribuire con precisione il segnale SYNC a tutti i dispositivi. Per le applicazioni che richiedono un ritardo deterministico o una capacità di regolazione del ritardo, è previsto un ritardo programmabile dal riferimento all'uscita con risoluzione di <1 ps. Il ritardo dal riferimento all'uscita è garantito su più dispositivi e a più temperature, consentendo un allineamento multichip prevedibile e preciso. La semplicità dello schema a blocchi dell'ADF4368 facilita i tempi di sviluppo grazie alla mappa semplificata dei registri dell'interfaccia seriale periferica (SPI), all'ingresso SYNC esterno e all'allineamento di fase ripetibile del multichip sia in modalità intera che frazionaria.

---

Cataloghi

Nessun catalogo è disponibile per questo prodotto.

Vedi tutti i cataloghi di Analog Devices

Fiere

Fiere a cui parteciperà questo venditore

SPS 2025
SPS 2025

25-27 nov 2025 N&#252;rnberg (Germania) Hall 5 - Stand 110

  • Maggiori informazioni
    * I prezzi non includono tasse, spese di consegna, dazi doganali, né eventuali costi d'installazione o di attivazione. I prezzi vengono proposti a titolo indicativo e possono subire modifiche in base al Paese, al prezzo stesso delle materie prime e al tasso di cambio.